Login

系统 IP - CoreLink 和 CoreSight

系统 IP - CoreLink 和 CoreSight Image (View Larger 系统 IP - CoreLink 和 CoreSight Image)
ARM CoreLink™ 系统 IP 使用较低的延迟、较低功率的互连、多通道内存控制器释放高性能 ARM Cortex™ 和 Mali™ 处理器的潜力并实现一致的虚拟化 SoC 设计以轻松支持多个软件领域。

CoreLink最新的 CoreLink 500 系列引进了新的更高性能一致性互连 (CCN-504)、动态内存控制器 (DMC-520)、系统 MMU (MMU-500) 和中断控制器 (GIC-500)。CoreLink 400 系列增加了互连(CCI-400、NIC-400)、低功耗内存控制器、带有增强型 AMBA® 设计工具的 TrustZone 安全性,以便基于 AMBA 3 和 4 协议轻松设计最佳的 SoC。

CoreSight CoreSight™ 调试和跟踪 IP 在 SoC 产品中提供世界领先的可见性,从而实现软件优化以提高产品可靠性和性能并缩短上市时间。

 


AMBA 4 ACE

最大限度提高系统性能和能源效率

低风险

高性能

依照事实行业标准 AMBA 协议,100 多个授权厂商在 1000 个设计中使用了 CoreLink 互连和外设 IP,因此,您在第一次设计时就会有绝对把握

无论处理器是需要最低延迟还是最高带宽,ARM CoreLink IP 都会提供极高的效率来实现所需的性能,并使用最低的功耗和最小的面积。

在低功耗方面处于领先地位

更短的上市时间

ARM 架构在低功耗方面处于领先地位。通过使用片上高速缓存最大限度减少数据传输和提高芯片外内存传输效率,可以确保在任何性能点都使用最低的系统功耗配置。

使用符合行业标准的 IP 组件和设计工具简化配置、集成和验证,可大大降低复杂性和缩短设计周期,从而缩短了上市时间。

可见性

经验和专业技术

CoreSight 设计工具包为整个片上系统 (SoC) 提供了最完善的片上调试和实时跟踪解决方案,从而使基于 ARM 处理器的 SoC 成为最容易调试和优化的产品。

ARM 在提供系统 IP 解决方案(包括处理器和插针)方面首屈一指。ARM 拥有处理器设计、互连以及内存控制器和 PHY 方面的设计团队,具备搭设世界一流的片上数字高速公路所需的技能和全球支持团队。

 

 

 

 

 

 

 

 CoreLink 和 CoreSight


CoreLink 和 CoreSight IP 产品

在下面的 SoC 框图中单击感兴趣的区域以了解详细信息。

CoreLink 设计工具


<blockquote dir="ltr" style="margin-right:0px"><blockquote dir="ltr" style="margin-right:0px"><blockquote dir="ltr" style="margin-right:0px">

Fujitsu Semiconductor 将提供采用最新 ARM 技术的平台,所使用的技术包括 Cortex™-A15 处理器、Mali™ 图形和 CoreLink™ 系统 IP,以便帮助加快其客户的产品开发速度。2011 年 2 月 28 日

Broadcom Corporation 工程总监 John Lenell 说:“通过使用灵活的 CoreSight 技术,我们可以提供经济高效的高性能调试解决方案,其中包括很多高级功能,例如,多来源跟踪通过使用 CoreSight 技术,我们可以提供得到行业标准工具支持的全面调试解决方案,从而使我们的客户缩短了产品开发时间。”

一个使用 CoreLink 网络互连 NIC-301 的网络硅合作伙伴的系统架构师说:“它提供了 SoC 架构所需的所有功能”

70 多个 ARM 合作伙伴提供了 CoreLink 内存控制器使用许可,其中包括:Mtekvision、ZTE 以及

Broadcom Cypress HiSilicon Kawasaki Microelectronics PMC Sierra Samsung Electronics Socle Toshiba 


系统 IP 产品代码术语表

ARM 最近在系统 IP 中添加了容易记住的名称(例如,“DMC-342”表示 LPDDR2 AXI 动态内存控制器),以帮助新用户识别 CoreLink 和 CoreSight 系统 IP 产品组合,而不必记住每个三位“PLxxx”编号代表的含义。

在许可证、ARM 内部 SAP 数据库以及当前的技术文档中,PLxxx 部件号一直作为所交付产品的唯一标识符;而在产品本身中,则作为标记和标识符。为方便起见,下面的查找表列出了便于记忆的新产品代码、SAP 部件号、完整产品名称以及支持的 AMBA 接口协议。


产品代码 

 SAP 或旧
部件号

 产品描述

AMBA
协议

CCN-504

-

用于 4 个处理器集群的高速缓存一致性网络

ACE、ACE-Lite

DMC-520

-

DDR4-3200/DDR3 动态内存控制器

  ACE-Lite、AXI4

GIC-500

-

通用中断控制器(GICv3 体系结构)

AXI4

MMU-500

-

系统内存管理单元(阶段 1 和 2)

  ACE-Lite、AXI4

DMC-400

-

LPDDR2/DDR3 动态内存控制器

   ACE-Lite、AXI4

CCI-400

-

高速缓存一致性互连

  ACE、ACE-Lite

MMU-400

-

系统内存管理单元(阶段 2)

  ACE-Lite、AXI4

NIC-400

PL401

网络互连

AXI4/3、AHB、APB

GIC-400

-

通用中断控制器(GICv2 体系结构)

AXI4

QoS-400

-

NIC-400 的服务质量选件

AXI4、AHB、APB

QVN-400

-

NIC-400 的 QoS 虚拟网络选件

AXI4、AHB、APB

TLX-400

-

NIC-400 的细链路选件

AXI4、AXI3、AHB

TZC-400

-

TrustZone 地址空间控制器

ACE-Lite、AXI4

NIC-301

PL301

 网络互连

AXI、AHB、APB

QoS-301

PL501

 互连服务质量

AXI

ADK

BP010

 AMBA 设计工具包

AHB、APB

DMC-340

PL340

 DDR/LPDDR/SDR 动态内存控制器

AXI

DMC-341

PL341

 DDR2 动态内存控制器

AXI

SMC-351

PL351

 NAND 闪存静态内存控制器

AXI

SMC-352

PL352

 NOR 闪存静态内存控制器

AXI

SMC-353

PL353

 NAND/NOR/SRAM 静态内存控制器

AXI

SMC-354

PL354

 NOR/SRAM 静态内存控制器

AXI

ADR-301

FD001

 AMBA 设计器(工具)

AXI、AHB、APB

VPE-301

FD100

 验证和性能检测(工具)

AXI

L2C-310

PL310

 L2 高速缓存控制器

AXI

L2C-210

AC130

 L210 L2 高速缓存控制器

AHB

DMA-330

PL330

 AXI DMA 控制器

AXI

DMA-230

PL230

 微 DMA 控制器

AHB

GIC-390

PL390

 通用中断控制器

AXI

CDK-A9

TM096

 用于 Cortex-A9 的 CoreSight 设计工具包

ATB、APB

CDK-A8

TM094

 用于 Cortex-A8 的 CoreSight 设计工具包

ATB、APB

PTM-A9

TM950

 用于 Cortex-A9 的程序跟踪宏单元

ATB、APB

CDK-A5

TM097

 用于 Cortex-A5 的 CoreSight 设计工具包

ATB、APB

CDK-R4

TM095

 用于 Cortex-R4 的 CoreSight 设计工具包

ATB、APB

ETM-R4

TM930

 用于 Cortex-R4 的嵌入式跟踪宏单元

ATB、APB

CDK-11

TM090

 用于 ARM11 的 CoreSight 设计工具包

ATB、APB

CDK-9

TM085

 用于 ARM9E 的 CoreSight 设计工具包

ATB、APB

其他系统 IP 产品保持不变,将继续使用当前名称。


CoreLink 和 CoreSight 白皮书

下载 

标题 

 说明

 PDF
(930 KB)

AMBA 4 ACE 简介 使用 AMBA 4 ACE 协议时的高速缓存一致性简介。

PDF
(1,383 KB)

高速缓存一致性协议、VIP 和设计的建模和验证 如何使用 Jasper Design Automation 的 ActiveModel™ 技术对 ARM AMBA 4 ACE 协议产品进行建模和验证。

PDF
(3,944 KB)

(高性能和高能源效率高清多媒体的 QoS) 介绍如何使用服务质量 (QoS) 提高 CPU 和 GPU 处理器使用的互连和内存子系统的效率。

PDF
(572 KB)

Debug and Trace for Multicore SoCs(多核 SoC 调试和跟踪) 介绍如何为多核 SoC 建立高效的调试和跟踪系统。

 PDF
(1,072 KB)

Traffic Management for Optimizing Media-Intensive SoCs(用于优化媒体密集型 SoC 的通信管理) 介绍验证和性能检测 (VPE) 和服务质量 (QoS) 机制如何优化具有多个 CPU 和图形处理器的 SoC 的系统性能。

 

有关 CoreLink 和 CoreSight 的演示文稿

 下载

标题 

说明 

PDF 
(2,010 KB)

 The Challenges of System Design  (系统设计难题) 介绍如何减少系统延迟和提高内存带宽利用率,以及如何提供系统可视性以进行软件优化。

PDF
(2,984 KB)

 Effective System Design with ARM System IP(使用 ARM 系统 IP 进行高效的系统设计)  简要说明系统 IP 和工具如何改进 SoC 设计。

AMBA 设计中心

根据技术能力、ARM 专业知识、区域范围、独立性和质量控制流程,精选了一组 ARM 认证设计中心。


Maximise


Cookies

We use cookies to give you the best experience on our website. By continuing to use our site you consent to our cookies.

Change Settings

Find out more about the cookies we set