Arm 最強大、效率最高的中階處理器
採用 DynamIQ 技術的 Cortex-A55,是專為在受限環境中提供極致擴充性而設計的產品。其搭載最新的 Armv8-A 架構擴充技術,為機器學習導入新的 NEON 指令、先進的安全功能,並加深對可靠性、可用性與可維護性 (RAS) 的支援。
特色與效益
廣泛的市場應用項目
Cortex-A55 處理器採用可滿足多個市場要求的靈活設計,提供比其前代產品更高的效能、功耗效率及安全性。
高效能
微架構的增進項目為觸控螢幕提供更靈敏的用戶互動體驗,在自動駕駛車應用中有更高的反應速度,可維持效能更長一段時間。
高效率的處理
精細的功率控制確保 Cortex-A55 兼具卓越效率與高效能。
為高頻寬設計的記憶體子系統
可配置的 L2 快取,減少 50% 以上的記憶體存取的延遲情況。單一叢集內最多八個 Cortex-A55 CPU 共享 L3 快取。
瞭解 Arm 的授權方式
符合資格的新創公司與研究機構可造訪 Arm Flexible Access,以低成本
或零成本的方式,無限取用本產品的設計及其他特選的 Arm IP。
使用領先全球的 SoC 設計組合,以正確的方式展開您的專案。
Cortex-A55 產品規格
General | Architecture | Armv8-A (Harvard) |
Extension |
|
|
ISA Support |
|
|
Microachitecture | Pipeline | In-order |
Superscalar | Yes | |
Neon / Floating Point Unit | Optional | |
Cryptography unit | Optional | |
Max number of CPUs in cluster | Eight (8) | |
Physical addressing (PA) |
40-bit | |
Memory system and external interfaces | L1 I-Cache / D-Cache | 16KB to 64KB |
L2 Cache | Optional, 64KB to 256KB | |
L3 Cache | Optional, 512KB to 4MB | |
ECC support | Yes | |
LPAE | Yes | |
Bus interfaces | ACE or CHI | |
ACP | Optional | |
Perpheral port | Optional | |
Functional safety support | ASIL D systematic | |
Security | TrustZone | |
Interrupts | GIC interface, GICv4 | |
Generic timer | Armv8-A | |
PMU | PMUv3 | |
Debug | Armv8-A (plus Armv8.2-A extensions) | |
CoreSight | CoreSightv3 | |
Embedded trace macrocell | ETMv4.2 (instruction trace) |
關鍵文件
架構與技術
矽晶設計成功的基礎
以 Arm 技術架構的晶片、裝置架構與技術,能夠精心策劃智慧型手機、農業感測器、醫療儀器乃至於伺服器等一切事物的效能,協助實現現代生活。