概述
第一代 Armv9“big”Cortex CPU 搭载 Arm DynamIQ 技术
为一系列设备实现性能和能效的良好平衡
Cortex-A710 秉持能效优先的设计原则,通过微架构特性深度优化,实现性能与能效的良好平衡。Cortex-A710 可以在 big.LITTLE 配置中与 Cortex-X2 和 Cortex-A510 搭配使用,并通过 DynamIQ Shared Unit (DSU-110) 作为全面计算解决方案的一部分。
特性与优势
30%能效提升
通过对微架构进行全方位能效优化,相较于 Cortex-A78 实现 30% 能效提升。
性能跃升 功耗依旧
相较于 Cortex-A78,性能提升 10%。
适用于移动端计算的 Armv9 特性
搭载面向移动端计算的 Armv9 架构,并深度集成性能、能效和安全防护方面的关键特性:可伸缩向量扩展第二版 (SVE2) 和内存标记扩展 (MTE)。
规格
Cortex-A710 规格和重要文档
| 架构 | Armv9-A (Harvard) | |
| 扩展 |
|
|
| ISA 支持 |
|
|
| 微架构 | 管线 | 乱序 |
| 超标量 | 是 | |
| Neon/浮点单元 | 包含 | |
| 加密单元 | 可选 | |
| 集群中的最大 CPU 数量 | 八个 (8) | |
| 物理寻址 (PA) |
40 位 | |
| 内存系统和外部接口 | L1 I-缓存/D-缓存 | 32KB 或 64KB |
| L2 缓存 | 256KB 或 512KB | |
| L3 缓存 | 可选,256KB 至 16MB | |
| ECC 支持 | 是 | |
| 总线接口 | AMBA AXI5 或 CHI.E | |
| ACP | 可选 | |
| 外设端口 | 可选 | |
| 其他 | 安全机制 | TrustZone,安全 EL2 |
| 中断 | GIC 接口,GICv4.1 | |
| 通用计时器 | Armv9.0-A | |
| PMU | PMUv3 | |
| 调试 | Armv9.0-A | |
| CoreSight | CoreSightv3 | |
| 嵌入式跟踪扩展 | ETEv1.0 | |
| 跟踪缓冲区扩展 | 是 |
重要文档
技术
助力芯片设计实现成功的基础
用例


